在()虚拟存贮器中,把主存空间和程序空间机械地分成固定大小的页
A.段页式
B.段式
C.页式
D.主存-辅存式
A.段页式
B.段式
C.页式
D.主存-辅存式
第2题
A.设置“基址寄存器”和“限长寄存器”
B.不允许用户修改“基址寄存器”和“限长寄存器”的值
C.在目态下执行程序时,要对访问主存的地址进行核查
D.在管态下执行程序时,要对访问主存的地址进行核查
第3题
A.通用寄存器和指令寄存器
B.程序状态字寄存器和中断字寄存器
C.基址寄存器和限长寄存器
D.地址寄存器和指令寄存器
第4题
A.①⑥②③④⑤
B.⑥①④③②⑤
C.⑥①③②④⑤
D.③②⑥⑤④①
第5题
虚拟存储系统能够为用户程序提供一个容量很大的虚拟地址空间,其大小受到()的限制。
A.内存实际容量大小
B.外存容量及CPU地址表示范围
C.交换信息量大小
D.CPU时钟频率
第6题
高电平为读,低电平为写)。
已知该机存储器地址空间从0连续编址,其地址空间分配如下:最低8K为系统程序区,由ROM芯片组成;紧接着40K为备用区,暂不连接芯片;而后78K为用户程序和数据空间,用静态RAM芯片组成;最后2K用于I/O设备(与主存统一编址)。现有芯片如下:
SRAM:16K×8位,其中CS:为片选信号,低电平有效,WE:为写控制信号,低电平写,高电平读。
ROM:8K×8位,其中CS:为片选信号,低电平有效,OE:为读出控制,低电平读出有效。
译码器:3―8译码器,输出低电平有效;为使能信号,低电平时译码器功能有效。
其它“与、或”等逻辑门电路自选。
(1)请问该主存需多少SRAM芯片?
(2)试画出主存芯片与CPU的连接逻辑图。
(3)写出各芯片地址分配表。
第7题
A.选择时间效率和空间效率高的算法
B.使用结构化的程序设计方法
C.把程序中与计算机硬件特性有关的部分集成在一起
D.尽量用高级语言编写程序中对效率要求不高的部分
第8题
B、支持纵向虚拟化技术,支持把交换机和AC、AP虚拟为一台设备管理
C、内置定向天线,天线角度大于30度
D、支持2空间流,MU-MIMO,整机速率2126Gbps
第11题
作业号 提交时间 执行时间(分钟) 要求主存(K) 要求磁带机(台) 要求打印机(台)
1 8:00 25 15 1 1
2 8:20 10 30 0 1
3 8:20 20 60 1 0
4 8:30 20 20 1 0
5 8:35 15 10 1 1
假设采用先进先出调度算法,优先分配主存的低地址区且不准移动已在主存中的作业,在主存中的作业平分CPU时间。请回答:
作业调度的次序。
最大的作业周转时间。
最小的作业周转时间。
作业平均周转时间。
作业全部执行结束的时间。