控制系统时钟SYSCLKOUT是否输入ePWM模块,即禁止ePWM模块的时钟,实现MCU整体节能运行,实现该功能的函数是()。
A.CLK_enablePwmClock
B.CLK_disablePwmClock
C.CLK_disableAdcClock
D.CLK_disableCapClock
A.CLK_enablePwmClock
B.CLK_disablePwmClock
C.CLK_disableAdcClock
D.CLK_disableCapClock
第1题
A.CLK_enablePwmClock
B.CLK_disablePwmClock
C.CLK_disableCapClock
D.CLK_disableAdcClock
第6题
A.ePWM模块的时钟来自SYSCLKOUT,可设置分频,分频系数1-256
B.ePWM模块分辨率是24位
C.F28027有4组ePWM模块,每组有2个独立的PWM输出引脚,分别为PWMxA和PWMxB
D.可产生对称PWM,但不能产生非对称PWM
第7题
有一逐次逼近型8位A/D转换器,若时钟频率为250kHz,试问:
(1)完成一次转换需要多长时间?所需时间与输入模拟电压的大小是否有关?
(2)输入电压V和D/A转换器的输出Vo波形如图7.12所示,当转换完成后,寄存器的内容是什么?